### InHolland

#### VHDL

# S88-n Protocol in VHDL

# Authors:

Koen Groot 549543

Ruben Pera 551198

# Samenvatting

Dit verslag gaat over een communicatie kunnen opstellen tussen een NI-FPGA bord en een RM88-N schuifregister via het S88 protocol. Dit wordt tot stand gebracht met de hardware beschrijvingstaal VHDL.

Ten eerste wordt onderzocht hoe het S88 protocol werkt. Dit blijkt na extensief onderzoek een protocol te zijn om data over een lijn te sturen. Dit wordt verder gebruikt om data heen weer te sturen vanaf het NI-FPGA bord naar het schuifregister. Er wordt gecontroleerd of het werkt door een LED aan te zetten op het NI-FPGA bord.

Om te kunnen communiceren is echter wel een constant signaal benodigd, het NI-FPGA bord bevat gelukkig een OnBoardClock (ingebouwde klok) waarmee het mogelijk is te controleren wanneer er een signaal wordt opgevangen.

De klok werkt echter op 50Mhz terwijl het RM88-N bord slechts 1khz aankan, dus moet de klok eerst naar beneden geschaalt worden.

In dit verslag wordt dus besproken wat er geprobeerd wordt te behalen en hoe dit behaald wordt. Met in diepte onderzoek naar de middelen gebruikt. Met name de hardware beschrijvings taal VHDL en het S88 timings protocol.

# Inhoudsopgave

| 1 | Inlei       | ding                                                                                                                                                                                                | 4                                |
|---|-------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|
| 2 | 2.1<br>2.2  | Probleem Omschrijving Probleem Omschrijving Hoofdvraag Deelvragen                                                                                                                                   | <b>5</b> 5 6                     |
| 3 | 3.1         | tificaties Hardware                                                                                                                                                                                 | 7<br>7<br>8                      |
| 4 | Vere        | isten                                                                                                                                                                                               | 9                                |
| 5 | Anal<br>5.1 | deelvragen                                                                                                                                                                                          | 10<br>10<br>10                   |
| 6 | 6.3<br>6.4  | Werp         Textueel ontwerp van het programma          Custom Clockrate genereren          De S88 Signalen          Initialisatie van het schuifregister          Uitlezen van het Schuifregister | 14<br>14<br>15<br>16<br>16<br>19 |
| 7 |             | l <b>ementatie</b><br>Hoe wordt VHDL gebruikt                                                                                                                                                       | <b>22</b> 22                     |

| 8 | Apendix |                                      |    |  |  |
|---|---------|--------------------------------------|----|--|--|
|   | 7.4     | Uitlezen van het Schuifregister      | 24 |  |  |
|   | 7.3     | Initialisatie van het schuifregister | 23 |  |  |
|   | 1.2     | Declaratie VHDL                      | 23 |  |  |

# Inleiding

Het doel waar naar toe wordt gewerkt in dit onderzoek is om via het S88 timing protocol te communiceren met het RM-88-N schuifregister doormiddel van een NI-FPGA bord te programmeren in de hardware beschrijvingstaal VHDL.

Dit houd in:

- Werkende VHDL code schrijven om de verbinding te leggen met het schuifregister en de betreffende respons op te vangen en weer te geven, zodat er een duidelijk beeld is dat de communicatie tot stand is gebracht.
- Het S88 timing protocol onderzoeken en waarom dit toepasselijk is voor dit onderzoek.

Hier een schematisch beeld van zowel het NI-FPGA bord, als het RM-88-N schuifregister.



Figuur 1.1: Schematische weergaven hardware

# Probleem Omschrijving

#### 2.1 Probleem Omschrijving

De RM88 is ontworpen om als feedback bus te dienen, de feedback wordt geleverd via het S88 protocol.

De RM88 is een serieel schuif register met een parralelle load input, met het S88 protocol wordt de parralelle input omgezet naar een seriele input.

In dit onderzoek gaat er onderzocht worden of het S88 protocol nagebouwd kan worden met een XILINX Spartan 3E FPGA bord en de hardware omschrijf taal VHDL.

#### 2.2 Hoofdvraag

Om de kwestie hierboven beschreven op te lossen moet er een concrete hoofdvraag zijn, deze luidt als volgt:

Hoe kan er op een XILINX Spartan 3E FPGA bord met behulp van de hardware beschrijving taal VHDL een s88 protocol geïmplementeerd worden?

### 2.3 Deelvragen

Om de Hoofdvraag goed te kunnen beantwoorden zijn er de volgende deelvragen opgesteld:

- 1. Hoe werkt het s88 protocol?
- 2. Hoe werkt een XILINX Spartan 3E FPGA bord?
- 3. Hoe kan de hardware beschrijving taal VHDL gebruikt worden op het XILINX bord?
- 4. Hoe kan een schuifregister aangesloten worden op het XILINX bord?

# **Specificaties**

In de specificaties wordt omschreven welke soft- en hardware er gebruikt wordt, met daarbij de relevante karakteristieken, in dit verslag.

#### 3.1 Hardware

Er wordt gebruik gemaakt van de volgende Hardware

- Er wordt gebruik gemaakt van een XILINX Spartan 3E FPGA bord. Dit bevat:
  - 8 Leds voor output.
  - 8 switches voor input.
  - 4 buttons voor input.
  - 24 GPIO poorten om extern verbinding te leggen.
  - Een segmenten display voor output.
  - Het XILINX Spartan 3E FPGA bord moet kunnen communiceren met een Field Programmable Gate Array (FPGA).
- Er wordt gebruik gemaakt van een RM-88-N schuifregister. wat bestaat uit:
  - Een data out poort.
  - Een data in poort.

#### 3.2 Software

Er wordt gebruik gemaakt van de volgende Software

- Er wordt gebruik gemaakt van een 64 bit versie van Windows 7.
- Er wordt gebruik gemaakt van Oracle VM VirtualBox om de Windows 7 in te emuleren.
- Er wordt gebruik gemaakt van XILINX Tools voor Windows.

### Vereisten

In de vereisten wordt omschreven waar het systeem aan moet voldoen bij het afleveren van het systeem.

- De communicatie tussen het XILINX bord en de RM88-N moet plaatsvinden door middel van het S88 protocol.
- Het XILINX bord zal geconfigureerd worden met de hardware beschrijving taal VHDL.

## **Analyse**

De Hoofdvraag:

In dit onderzoek gaat er onderzocht worden of het S88 protocol nagebouwd kan worden met een XILINX Spartan 3E FPGA bord en de harware omschrijf taal VHDL.

#### 5.1 deelvragen

Voor de Analyse zijn er meerdere deelvragen opgesteld,

- 1. Hoe werkt het s88 protocol?
- 2. Hoe werkt een XILINX Spartan 3E FPGA bord?
- 3. Hoe kan de hardware beschrijving taal VHDL gebruikt worden op het XILINX bord?
- 4. Hoe kan een schuifregister aangesloten worden op het XILINX bord?

#### 5.1.1 Hoe werkt het s88 protocol?

Het s88 wordt uitgelegd met behulp van de twee onderstaande afbeeldingen.

Het Xilinx bord kan met behulp van het S88 protocol de rechter bus uitlezen. Dit gebeurt met behulp van een schuifregister.

Met de DATA OUT poort van het Xilinx bord wordt data ingelezen. Deze is verbonden met de Q1 Out poort van het schuifregister, hiermee wordt dus informatie van het schuifregister naar het Xilinx bord overgedragen.

Er wordt in dit onderzoek met twee termen gewerkt waarmee hetzelfde bedoelt wordt, dat zijn LATCH en Load, in de onderstaande afbeelding wordt de term LATCH gebruikt maar in het verslag wordt de term Load gebruikt.

De werking is als volgt, op het moment dat het Xilinx bord een positieve flank geeft op de CLOCK en de Load hoog is, dan zal het schuifregister de data op Ingang D inlezen. Geeft het Xilinx een positieve flank en is de LATCH Laag, dan zal het schuifregister één positie opschuiven. En kan dus de volgende bit uitgelezen worden.

Hoe de S88 bus de parralelle input omzet naar seriele output is voor dit onderzoek niet van belang en valt buiten de scope van dit verslag.



Figuur 5.1: Tijdschema van het S88 protocol.

@onlineID, title = S88 TERUGMELDERS, date = 04-03-2016,



Figuur 5.2: Schematische tekening van het S88 protocol.

 $url = \verb|http://users.telenet.be/RedDeBist/MBAAN/S88\%20terugmelder. \\ \verb|htm|$ 

De rechter S88 bus zet paralelle data om naar seriele data, hoe dit gebeurt valt buiten de scope van dit onderzoek. Er wordt hier alleen onderzocht hoe een Xilinx bord met dit protocol kan communiceren.

# 5.1.2 Hoe wordt het XILINX Spartan 3E FPGA bord gebruikt?

Het FPGA bord krijgt instructies in de Hardware programeer taal VHDL om via het S88 protocol te controleren of er iets gebeurd op het RM88 bord. Dit houd in dat het FPGA bord een 'Clock' nodig heeft om te reageren op inkomende 'data' van het RM88 bord.

Dit wordt tot stand gebracht door op het FPGA bord via GPIO poorten verbinding te leggen naar het eerder vernoemde RM88 bord. To be continued

# Ontwerp

Nu alle deel vragen beantwoord zijn in de Analyse kan er verder gegaan worden met het ontwerpen van de werking van het XILINX bord.

#### 6.1 Textueel ontwerp van het programma

De volgende elementen moeten ontworpen en gerealiseerd worden:

- 1. De clock naar beneden schalen zodat de Leds door mensen te zien zijn
- 2. De S88 Signalen moeten nagebootst worden

In dit hoofdstuk zal het ontwerpen plaatsvinden, dus in woorden uitgelegd wat er gedaan moet worden, en in het hoofdstuk realiseren wordt het in VHDL gerealiseerd.

#### **6.2** Custom Clockrate genereren

Het eerste wat gedaan moet worden is de clockrate naar beneden schalen, dit wordt gedaan omdat de normale clockrate 50 MHz is.

Als een Led met deze frequentie zou knipperen is dat te hoog om met een menselijk oog waar te kunnen nemen, hierom zal de clockrate intern verlaagt moeten worden.

Dit zal gebeuren door middel van een interne timer, die iedere clocktick met één verhoogd wordt.

Op het moment dat deze timer, die vanaf dit moment TimingCounter genoemt zal worden, een waarde van  $5 \times 10^5$  bereikt zal er een andere variabele genaamt TijdseenheidCounter met één verhoogd worden.

Er zal een Case statement gebruikt worden met als variable de TijdseenheidCounter, en hiermee zal er op elk tijdseenheid de juiste actie uitgevoerd worden.

#### 6.3 De S88 Signalen

In de Analyze in de sectie "Hoe werkt een s88 protocolïs reeds uitgelegd hoe het s88 protocolr werkt.

Hier is uit af te leiden dat er door er gebruikt gemaakt wordt van de volgende I/O poorten:

- CLOCK
- DATA-OUT
- LOAD
- RESET

Het ontwerpen van deze signalen wordt opgesplitst in twee secties, De initialisatie en het daadwerkelijke uitlezen van het schuifregister.

#### 6.4 Initialisatie van het schuifregister

De volgorde van deze signalen wordt beschreven in onderstaande image.

Deze image geeft aan welke poorten wanneer op een logisch 1 gezet moeten worden. Als voorbeeld, de lijn onder Load/PS is de lijn die bij Load hoort. In het begin geeft de lijn een logisch 0 weer, de stijding betekent dat daar de poort op een logisch 1 gezet wordt.

Van de poorten Load/PS, Reset en Clock is een UML activiteiten diagram gemaakt, dit is gedaan zodat de volgorde van de signalen overzichtelijker weer te geven is.



Figuur 6.1: S88 timing



Hierin staat één tijdseenheid voor één seconde en is de duur van elke opdracht gelijk aan één tijdseenheid, dus één seconde.

Het moet gelezen worden door middel van de pijlen waarin er bovenaan begonnen met lezen wordt bij de blauwe cirkel.

Er mag alleen begonnen aan de opdracht als "Alle onderdelen zijn correct aangesloten" waar is, anders heeft het uitvoeren van de in de diagram beschreven opdrachten geen zin.

Als er dus gecontroleerd is dat alles correct aangesloten is kan er begonnen worden met de eerste opdracht, in dit geval "Set Load op logisch 1". Nadat deze opdracht uitgevoerd is kan er verdergegaan worden met de opdracht die door middel van de pijl verbonden is, in dit geval "Set Clock op logisch 1". Zo wordt er verdergegaan totdat alle opdracht uitgevoerd zijn, als alle opdrachten uitgevoerd zijn is het schuifregister succesvol geïnitialiseerd.

#### 6.5 Uitlezen van het Schuifregister

Nadat de initialisatie voltooid is kan er begonnen worden met het uitlezen van het schuifregister. Zoals is beschreven in de analyse kan het schuifregister op de volgende manier uitgelezen worden, er wordt één tijdseenheid een logische 1 op Clock gezet, op de falling-edge van de Clock komt de volgende bit van het schuifregsiter op Data-Out gezet.

Dus nadat de Data-Out uitgelezen te hebben kan door middel van de Clock één tijdseenheid een logisch 1 te maken het volgende bit uit het schuifregister op de Data-Out gezet worden. En op die manier kan het hele schuifregister uitgelezen worden.



Wat hier niet goed weergegeven is is dat het net zo vaak uitgevoert zal worden totdat alle bits uit het schuifregister uitgelezen zijn, normaal gesproken wordt dit gedaan met een Loop maar omdat er bij de vereisten al vastgelegd is dat er gebruik gemaakt zal worden van de hardware beschrijving taal VHDL zal dit anders verlopen.

VHDL beschikt namelijk wel degelijk over een loop maar deze zal hier niet gebruikt worden, de redenatie hierachter is als volgt. Alle elementen worden geclockt op de CustomClock. Een loop kan niet geclockt worden en zal dus zal niet goed kunnen omgaan met de rest van het systeem.

Wat er wel gedaan zal worden is het volgende, vanaf het moment dat de initialisatie voltooid is zal er om de tijdseenheid de Clock voor één tijdseenheid logisch 1 gemaakt worden. De tijdseenheid die er dan tussen zit zal gebruikt worden om Data-Out uit te lezen. Dit zal net zo lang doorgaan totdat alle bits uit het schuifregister door het systeem uitgelezen zijn.

# **Implementatie**

Voordat er begonnen kan worden wordt er eerst een korte uitleg gegeven over de structuur, syntax en code van de hardware beschrijving taal VHDL.

#### 7.1 Hoe wordt VHDL gebruikt

VHDL begint met een declaratie van alle gebruikte libraries, dit zijn bibliotheken waarin staat hoe de VHDL code met het XILINX bord om moet gaan, bijvoorbeeld waar de aansluitingen zitten.

Na het declareren van de libraries moeten alle IO poorten van het systeem gedeclareerd worden.

Na het declareren van de libraries en de IO poorten kan er nog gebruikt gemaakt worden van interne variabelen, signals genoemt. Waar de IO poorten alleen binair 0 of 1 kunnen zijn kunnen signals meer informatie bevatten, het is mogelijk om integers, bools en dergelijke te gebruiken.

Nadat alles gedeclareerd is kan er begonnen worden met de daadwerkelijke functies.

#### 7.2 Declaratie VHDL

De volgende libraries moeten gedeclareerd worden om de VHDL te kunnen communiceren met het XILINX bord.

- ieee;
- ieee.std logic 1164.all;
- ieee.std logic unsigned.all;
- ieee.numeric std.all;

#### 7.3 Initialisatie van het schuifregister

Hieronder wordt een lijst gegeven van alle *uitgangen* die gebruikt gaan worden:

- LED0 t/m LED7.
   Deze LEDs worden gebruikt om de toestand van de uit Data-Out ingelezen bits te weer te geven, ofwel 1(Led aan) ofwel 0(led uit).
- GPIO16
   Dit is de IO poort waarop Load aangesloten wordt.
- GPIO17
   Dit is de IO poort waarop Reset aangesloten wordt.
- GPIO14
   Dit is de IO poort waarop Clock aangesloten wordt.

In de code zal de naam die ook gebruikt wordt in het tijdschema gebruikt worden, hierdoor is de code beter leesbaar. Er staat bijveerbeeld Load in plaats van GPIO16.

Hieronder wordt een lijst gegeven van alle *Ingangen* die gebruikt gaan worden:

- GPIO12
   Dit is de IO poort waarop Data-Out aangesloten wordt.
- SW0
   Dit is de IO poort die aangeeft of de upper of lower byte gelezen wordt.
- Onboardclock
   Dit is de eerdergenoemde interne clock, deze is geklokt op 50 MHz.

In de code zal de naam die ook gebruikt wordt in het tijdschema gebruikt worden, hierdoor is de code beter leesbaar. Er staat bijveerbeeld DataOut in plaats van GPIO12.

#### 7.4 Uitlezen van het Schuifregister

Omdat er in totaal twee bytes tegelijk ingelezen kunnen worden met behulp van het schuifregister wordt er een Switch gebruikt om aan te geven welke Byte er uitgelezen moet worden. Hier wordt constant op gecontroleerd bij het uitlezen van de gegevens, deze Zwitch is al genoemd bij de lijst met ingangen.

Het uitlezen van de registers is een constante herhaling van bijna dezelfde handelingen, deze handelingen bestaan uit het volgende:

- 1. Zet een logische 1 op de Clock.
- 2. Zet een logische 0 op de Clock.
- 3. Controleer bij de eerste byte of de Switch een logisch 0 is en bij de tweede byte of de Switch logisch 1 is.
- 4. Is dit waar dan kan de bijbehorende LED gelijk gesteld worden aan DataOut. Zo niet dan gebeurt er niets.

Hierbij vind nummer één zich plaats op tijd is x en nummer 2 tot en met 4 vinden zich plaats op tijd is x + 1.

Er is voor gekozen om dit in een Switch Case opstelling te plaatsen, hierbij wordt het bitpatroon van een variable vergeleken om te achterhalen welke opdracht er uitgevoert moet worden. Dit levert een code op die korter is dan met het gebruik van If statements.

De enige veranderingen tussen de verschillende Case statements is:

- 1. Het LED nummer
- 2. Of het Lower of Higher Byte geselecteerd is
- 3. De index van de Switch

Hierom is er voor gekozen om dit niet zelf te typen, er is voor gekozen om dit met een Python script te genereren, zie

# **Apendix**

```
1
2 library IEEE;
3 use IEEE . STD_LOGIC_1164 .ALL;
4 use IEEE . NUMERIC_STD .ALL;
5
6
7 --library UNISIM;
8 --use UNISIM.VComponents.all;
9 entity s88 is
10
       port
11
       (
12
           OnboardClock, HighBit, DataOut : in
              std_logic;
13
           LEDO, LED1, LED2, LED3, LED4, LED5, LED6,
              LED7, Clock, Load, Reset : out std_logic
14
       );
15 end s88;
16
17 architecture s88Timing of s88 is
       signal TimingCounter : unsigned (24 downto 0) :=
18
           ( others => '0');
19
       begin
20
           --Genereren van de CustomClock
21
           timer : process(OnboardClock)
```

```
22
           --Variabelen
23
           variable ClockCounter: unsigned (24 downto
              0) := (others => '0');
24
           variable TijdseenheidCounter: unsigned (7
              downto 0) := (others => '0');
25
           --daadwerkelijk process
26
           begin
27
               if(rising_edge(OnboardClock)) then
28
                    ClockCounter := ClockCounter + 1;
29
                   TimingCounter <= ClockCounter;</pre>
30
                    if(
31 TimingCounter(0) = '0' and TimingCounter(1) = '0'
      and TimingCounter(2) = '0' and TimingCounter(3) =
       '0' and TimingCounter(4) = '0' and TimingCounter
      (5) = '1' and TimingCounter(6) = '0' and
      TimingCounter(7) = '0' and TimingCounter(8) = '1'
       and TimingCounter(9) = '0'
32 and TimingCounter(10) = '0' and TimingCounter(11) =
      '0' and TimingCounter(12) = '0' and TimingCounter
      (13) = '1' and TimingCounter(14) = '0' and
      TimingCounter(15) = '1' and TimingCounter(16) =
      '1' and TimingCounter(17) = '1' and TimingCounter
      (18) = '1'
33 and TimingCounter(19) = '0' and TimingCounter(20) =
      '0' and TimingCounter(21) = '0' and TimingCounter
      (22) = '0' and TimingCounter(23) = '0' and
      TimingCounter(24) = '0'
34 )then
35
36
                        TimingCounter <=
                           "00000000000000000000000000000";
37
                        TijdseenheidCounter :=
                           TijdseenheidCounter + 1;
38
          case TijdseenheidCounter is
                when "0000001" =>
39
40
               Load <= '1';
41
                when "0000010" =>
42
                Clock <= '1';
```

```
43
                  when "0000011" =>
44
                  Clock <= '0';
45
                  if(HighBit = '0') then
46
                  LED0 <= DataOut;</pre>
47
                  end if;
48
                  when "00000100" =>
49
                 Reset <= '1';
50
                 when "00000101" =>
51
                 Reset <= '0';
52
                 when "00000111" =>
53
                 Load <= '0';
54
                  when "00001000" =>
55
                  Clock <= '1';
56
                  when "00001001" =>
57
                  Clock <= '0';
58
                  if (HighBit = '0') then
                  LED1 <= DataOut;</pre>
59
60
                  end if;
61
                  when "00001110" =>
62
                  Clock <= '1';
63
                  when "00001111" =>
                  Clock <= '0';
64
65
                  if(HighBit = '0') then
66
                  LED2 <= DataOut;</pre>
67
                  end if;
68
                  when "00010100" =>
69
                  Clock <= '1';
70
                  when "00010101" =>
71
                  Clock <= '0';
72
                  if(HighBit = '0') then
73
                  LED3 <= DataOut;</pre>
74
                  end if;
75
                  when "00011010" =>
76
                  Clock <= '1';
77
                  when "00011011" =>
78
                  Clock <= '0';
79
                  if (HighBit = '0') then
                  LED4 <= DataOut;</pre>
80
```

```
81
                   end if;
82
                   when "00100000" =>
83
                   Clock <= '1';
84
                   when "00100001" =>
85
                   Clock <= '0';
86
                   if(HighBit = '0') then
87
                   LED5 <= DataOut;</pre>
88
                   end if;
89
                   when "00100110" =>
90
                   Clock <= '1';
91
                   when "00100111" =>
92
                   Clock <= '0';
93
                   if(HighBit = '0') then
94
                   LED6 <= DataOut;</pre>
95
                   end if:
96
                   when "00101100" =>
97
                   Clock <= '1';
98
                   when "00101101" =>
99
                   Clock <= '0';
100
                   if(HighBit = '0') then
101
                   LED7 <= DataOut;</pre>
102
                   end if;
103
                   when "00110010" =>
104
                   Clock <= '1';
105
                   when "00110011" =>
106
                   Clock <= '0';
                   if(HighBit = '1') then
107
108
                   LED0 <= DataOut;</pre>
109
                   end if;
110
                   when "00111000" =>
111
                   Clock <= '1';
112
                   when "00111001" =>
113
                   Clock <= '0';
                   if(HighBit = '1') then
114
115
                   LED1 <= DataOut;</pre>
116
                   end if;
117
                   when "00111110" =>
118
                   Clock <= '1';
```

```
119
                   when "00111111" =>
120
                   Clock <= '0';
121
                   if(HighBit = '1') then
122
                   LED2 <= DataOut;</pre>
123
                   end if;
124
                   when "01000100" =>
125
                   Clock <= '1';
126
                   when "01000101" =>
127
                   Clock <= '0';
128
                   if(HighBit = '1') then
129
                   LED3 <= DataOut;</pre>
130
                   end if;
                   when "01001010" =>
131
132
                   Clock <= '1';
133
                   when "01001011" =>
134
                   Clock <= '0';
135
                   if(HighBit = '1') then
136
                   LED4 <= DataOut;</pre>
137
                   end if;
138
                   when "01010000" =>
139
                   Clock <= '1';
140
                   when "01010001" =>
141
                   Clock <= '0';
                   if(HighBit = '1') then
142
143
                   LED5 <= DataOut;</pre>
144
                   end if;
145
                   when "01010110" =>
                   Clock <= '1';
146
147
                   when "01010111" =>
148
                   Clock <= '0';
149
                   if(HighBit = '1') then
150
                   LED6 <= DataOut;</pre>
151
                   end if;
152
                   when "01011100" =>
153
                   Clock <= '1';
154
                   when "01011101" =>
155
                   Clock <= '0';
156
                   if(HighBit = '1') then
```

```
157
                    LED7 <= DataOut;</pre>
158
                    TijdseenheidCounter := 0;
159
                    end if;
160
161
                    when others =>
162
              --niks
163
        end case;
164
165
                        end if;
166
                   end if;
167
      end process;
168
      end s88Timing;
    def bitnumer (usingnumber):
 2
         bitcount = 7
         print('when "', end="")
 3
 4
         while (bitcount >= 0):
 5
         print((usingnumber>>bitcount) \& 1, end='')
 6
         bitcount -= 1
 7
         print(''' =>', end='' \setminus textbackslash \setminus \{\setminus\}n'')
 8
 9 i = 0;
10 \text{ case} = 2
11 ifcounter = 0;
12 while (i < 8):
         bitnumer (case)
13
         print("Clock <= '1';")</pre>
14
15
         case += 1
         bitnumer (case)
16
17
         print("Clock <= '0';")
         print("if(HighBit = '", ifcounter,"') then", sep
18
             = ' ')
19
         print("LED", i, " <= DataOut;", sep = '')</pre>
20
         print("end if;")
21
         case += 5
22
         i += 1
23
         if (i == 8 \text{ and if counter} == 0):
24
         i = 0
```

25 ifcounter = 1